# **PROTOKOLL**

zur Laborübung

# kombinatorische Logik



| Gruppe / Klasse                | Protokollführer | Unterschrift |
|--------------------------------|-----------------|--------------|
| 5 / <b>3BHEL</b>               | HOFSTÄTTER A.   |              |
| Übungs-/ Abgabedatum           | Mitarbeiter     | Unterschrift |
| 17. Okt. 2013<br>24. Okt. 2013 | HIRSCH L.       |              |
| Lehrer                         | Mitarbeiter     | Unterschrift |
| CRHA                           |                 |              |
| Note                           | Mitarbeiter     | Unterschrift |
|                                |                 |              |

# Kombinatorische Logik diverse ICs

# **VERWENDETE GERÄTE**

| Gerät     | Marke / Model | Platznummer |
|-----------|---------------|-------------|
| Netzgerät | EMG 18135     | WT3-107     |

# 1 Inhaltsverzeichnis

| <u>1</u> | INHALTSVERZEICHNIS                                                                                                       | 2 |
|----------|--------------------------------------------------------------------------------------------------------------------------|---|
| <u>2</u> | AUFGABENSTELLUNG                                                                                                         | 3 |
| <u>3</u> | ALLGEMEINE INFORMATIONEN                                                                                                 | 3 |
| 3.1      | L VERWENDETE MIKROKONTROLLER                                                                                             | 3 |
| 3.2      | 2 Schaltungsaufbau                                                                                                       | 3 |
| 3.3      | 3 Messergebnisse                                                                                                         | 3 |
| 3.3      | 3.1 ZUSTÄNDE                                                                                                             | 3 |
| <u>4</u> | MESSUNG EINES NAND GATTERS                                                                                               | 4 |
| 4.1      | Messaufbau                                                                                                               | 4 |
| 4.2      | 2 Messergebnisse                                                                                                         | 4 |
| <u>5</u> | $\underline{\mathbf{MESSUNG\ VON\ C}} = \mathbf{A} \cdot \overline{\mathbf{B}} + \overline{\mathbf{A}} \cdot \mathbf{B}$ | 4 |
| 5.1      | L <b>M</b> ESSAUFBAU                                                                                                     | 4 |
| 5.2      | 2 Messergebnisse                                                                                                         | 4 |
| <u>6</u> | SCHALTUNGSAUFBAU                                                                                                         | 5 |
| 6.1      | L <b>M</b> ESSAUFBAU                                                                                                     | 5 |
| 6.1      | L.1 AUFBAU VON 3-FACH GATTERN                                                                                            | 5 |
| 6.2      | 2 Messergebnisse                                                                                                         | 6 |
| 6.2      | 2.1 Funktionsgleichungen                                                                                                 | 6 |
| 6.2      | 2.2 WAHRHEITSTABELLE                                                                                                     | 6 |
| <u>7</u> | MAJORITÄTSSCHALTUNG (2 AUS 3)                                                                                            | 6 |
| 7.1      | L ERMITTLUNG DER FUNKTIONSGLEICHUNG                                                                                      | 6 |
| 7.2      | 2 Messaufbau                                                                                                             | 7 |
| 7.3      | 3 Messergebnisse                                                                                                         | 7 |

# Aufgabenstellung

Aufgabe der Laborübung war es, div. Schaltungen mit logischen Gattern aufzubauen und zu messen.

- 1. Wahrheitstabelle eines NAND oder NOR Gatters prüfen.
- 2. Aufbau der Schaltung  $C = A \cdot \overline{B} + \overline{A} \cdot B$  aus UND, ODER und NICHT Gattern. Messung und Prüfung der Wahrheitstabelle.
- 3. Aufbau einer gegebenen Schaltung und anschließend Funktionsgleichung sowie Wahrheitstabelle ermitteln und prüfen.
- 4. Aufbau einer Majoritätsschaltung (2 aus 3) nur aus NAND Gattern. Ermittlung und Messung von Funktionsgleichung und Wahrheitstabelle.

# **Allgemeine Informationen**

#### Verwendete ICs 3.1

| Gatter | IC   |
|--------|------|
| AND    | 4081 |
| NAND   | 4011 |
| OR     | 4071 |
| NOR    | 4001 |



Es wurden baugleiche ICs gewählt an welchen die Pinbelegung der Ein- und Ausgänge sowie von V<sub>cc</sub> und GND übereinstimmten. So kann schneller und produktiver gearbeitet werden, dies hält außerdem die Fehlerquote beim Aufbau sehr gering.

Tabelle 1 - Verwendete ICs

### 3.2 Schaltungsaufbau

Als Versorgungsspannung (Vcc) wurde für alle Schaltungen +5V gewählt. Die Eingänge der aufgebauten Digitalschaltung wurden abwechselnd auf High und Low gelegt, so konnten alle Eingangsmöglichkeiten

abgedeckt werden. An den Ausgängen wurde jeweils eine LED mit passendem Vorwiderstand (470 Ω) gewählt um den Strom auf 10mA zu begrenzen. So konnte auf sehr einfache Weise der Zustand des Ausgangs signalisiert werden.



Abbildung 2 - LED Beschaltung am Ausgang

### 3.3 Messergebnisse

Alle folgenden Messergebnisse und Wahrheitstabellen wurden binär dokumentiert, da absolute Spannungswerte in der Digitaltechnik nicht von Bedeutung sind.

Jede logisch digitale Messwerttabelle enthält alle Ein- und Ausgänge, diese sind für alle Zustände vorhanden.

Hat die entsprechende LED beim Ausgang geleuchtet so wurde dies als High gezählt und in die Tabelle aufgenommen.

# 3.3.1 Zustände

# 4 Messung eines NAND Gatters

### 4.1 Messaufbau

# 4.2 Messergebnisse

Verwendete ICs: 1x 4011 - NAND



 A
 B
 X

 0
 0
 1

 0
 1
 0

 1
 0
 0

 1
 1
 0

Tabelle 2 - NAND

Abbildung 3 - Messaufbau eines NAND

Die gemessene Wahrheitstabelle wurde mit dem Datenblatt verglichen und stimmt mit diesem überein.

# 5 Messung von $C = A \cdot \overline{B} + \overline{A} \cdot B$

# 5.1 Messaufbau

Verwendete ICs: 1x 4011 - NAND | 1x 4081 AND | 1x 4071 - OR

aber wenn beide gleich sind.



Als Inverter wurde ein NAND Gatter mit zusammengeschlossenen Eingängen verwendet.

Abbildung 4 - NOT aus NAND



Anhand dieses Wahrheitstabelle ist ersichtlich das es sich um ein exklusiv ODER (XOR) handelt. Dieses Gatter ist nur dann High, wenn einer der beiden Eingänge auf 1 ist. Nicht

Abbildung 5 - XOR Schaltung

# 5.2 Messergebnisse

| Α | В | С |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |

Die Messwerttabelle wurde auch rechnerisch erfolgreich überprüft.

24. Okt. 2013

Tabelle 3 - XOR

# 6.1 Messaufbau

Verwendete ICs: 1x 4011 - NAND | 2x 4081 AND | 1x 4071 - OR

Folgende Schaltung sollte aufgebaut, durchgemessen und geprüft werden.



Abbildung 6 - gegeben Schaltung

Alle vorkommenden 3-fach Gatter wurden aus zwei 2-fach Gattern aufgebaut (siehe unten).

# 6.1.1 Aufbau von 3-fach Gattern

Jedes 3-fach Gatter lässt sich aus zwei 2-fach Gattern aufbauen.





Abbildung 8 - 3-fach NAND aus 2-fach NANDs

# 6.2.1 Funktionsgleichungen

$$X = \overline{A \cdot B} \cdot \overline{C} + A \cdot B \cdot C$$

$$Y = \overline{A + \overline{B} + \overline{C}}$$

$$Z = (\overline{A} \cdot \overline{B} \cdot \overline{C} + A \cdot B \cdot C) \cdot \overline{A + \overline{B} + \overline{C}} = X \cdot Y$$

Diese Funktionsgleichungen können durch die Schaltungssynthese ermittelt werden. Alternativ kann auch die konjunktive bzw. disjunktive Normalform verwendet werden um auf eine gültige Schaltungsgleichung zu kommen. Auch das KV Diagramm eignet sich hier.

Für letztere beiden Methoden muss allerdings erst die Wahrheitstabelle gemessen/ berechnet werden.

# 6.2.2 Wahrheitstabelle

| Α | В | С | Х | Υ | Z |
|---|---|---|---|---|---|
| 0 | 0 | 0 | 1 | 0 | 0 |
| 0 | 0 | 1 | 0 | 0 | 0 |
| 0 | 1 | 0 | 0 | 0 | 0 |
| 0 | 1 | 1 | 0 | 1 | 0 |
| 1 | 0 | 0 | 0 | 0 | 0 |
| 1 | 0 | 1 | 0 | 0 | 0 |
| 1 | 1 | 0 | 0 | 0 | 0 |
| 1 | 1 | 1 | 1 | 0 | 0 |

Tabelle 4 - Gemessene Wahrheitstabelle

Hier sieht man, dass der Ausgang Z immer auf Low ist. Die zwei Einser an erster und letzter Stelle erstehen durch die zwei 3-fach AND.

Dies kann auch aus der Schaltungsgleichung sehr schön herausgelesen werden.  $X = \overline{A} \cdot \overline{B} \cdot \overline{C} + A \cdot B \cdot C$ Das eine HIGH am Ausgang Y kommt durch das dreifach NOR Zustande.

# 7 Majoritätsschaltung (2 aus 3)

# 7.1 Ermittlung der Funktionsgleichung

Da bei dieser Schaltung immer mindestens 2 von 3 Eingängen auf High sein müssen ergab sich folgende Wahrheitstabelle.

| Α | В | С | Х |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |
|   |   |   |   |

Tabelle 5 – 2 aus 3

Daraus konnte dann die Schaltungsgleichung ermittelt werden.  $X = A \cdot B + A \cdot C + B \cdot C$  Will man diese Schaltung aber nur mit NANDs aufbauen müssen die OR durch AND ersetz werden. Mit Hilfe der De Morganschen Gesetze kann dies durchgeführt werden.

$$X = \overline{A \cdot B \cdot \overline{A \cdot C} \cdot \overline{B \cdot C}}$$

# 7.2 Messaufbau

# Verwendete ICs: 2x 4011 - NAND



Abbildung 9 - Aufbau nur aus NANDs

# 7.3 Messergebnisse

| Α | В | С | Х |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |

Tabelle 5 - Majoritätsschaltung

Die gemessene Wahrheitstabelle ist ident mit der zuvor überlegten. Der Ausgang ist nur dann High, wenn die Mehrheit der Eingänge auf High ist.

Sowie diese Schaltung nur aus NANDs realisiert wird, können alle Gatter durch ein NAND oder NOR ersetzt werden.